Bolsa de PD em Redes de Computadores

Post-Doctoral Fellowship in Computer Networks

Nº: 7164

Área de conhecimento: Ciência da Computação

Field of knowledge: Computer science

Nº do processo FAPESP: 2021/00199-8

FAPESP process: 2021/00199-8

Título do projeto: Redes e serviços inteligentes rumo 2030 (SMARTNESS)

Project title: SMART NEtworks and ServiceS for 2030 (SMARTNESS)

Área de atuação: Fatiamento de rede, alocação de recursos e programabilidade de rede para serviços URLLC em cenários O-RAN

Working area: Network slicing, resource allocation and network programmability for O-RAN URLLC services

Quantidade de vagas: 1

Number of places: 1

Início: 01/09/2024

Start: 2024-09-01

Pesquisador responsável: Fábio Luciano Verdi

Principal investigator: Fábio Luciano Verdi

Unidade/Instituição: CCGT-UFSCar, FEEC-Unicamp

Unit/Instituition: CCGT-UFSCar, FEEC-Unicamp

Data limite para inscrições: 09/08/2024

Deadline for submissions: 2024-08-09

Publicado em: 26/06/2024

Publishing date: 2024-06-26

Localização: Rodovia João Leme dos Santos (SP-264), Km 110 | Avenida Albert Einstein, 400 | Avenida Esperança, s/n, Sorocaba ou Campinas; Goiânia (parcialmente)

Locale: Rodovia João Leme dos Santos (SP-264), Km 110 | Avenida Albert Einstein, 400 | Avenida Esperança, s/n, Sorocaba ou Campinas; Goiânia (parcialmente)

E-mail para inscrições: verdi@ufscar.br

E-mail for proposal submission: verdi@ufscar.br

  • Resumo Summary

    Procuramos candidatos para esta posição de pós-doutorado com experiência em redes móveis sem fio e ferramentas de modelagem para conduzir pesquisas com foco em fatiamento de rede, divisão funcional de rádio, alocação de recursos, programabilidade de rede e aceleração de pilha de rádio em cenários Open RAN. Estamos interessados em resolver problemas relacionados à garantia de latência fim-a-fim para serviços de comunicações ultraconfiáveis de baixa latência (URLLC), considerando múltiplas divisões funcionais e segregação de serviços por meio de fatiamento de rede, incluindo roteamento, enfileiramento e processamento.

    O pesquisador selecionado será responsável por conduzir pesquisas usando ferramentas de modelagem, implementar soluções algorítmicas e de IA/ML, e projetar e coordenar a implantação e avaliação em dispositivos do mundo real, como switches programáveis, smartNICs e componentes de aceleração de hardware.

    O pós-doc atuará no âmbito do SMARTNESS, um Centro de Pesquisa em Engenharia (CPE) constituído por FAPESP e Ericsson, com sede na Faculdade de Engenharia Elétrica e de Computação da Universidade Estadual de Campinas (FEEC-Unicamp) e instituições parceiras como a Universidade Federal de São Carlos – campus Sorocaba.

    Prazo de inscrição: 09 de agosto de 2024

    Formulário para inscrição: https://forms.gle/U74nCFCSH4jY3s3M7

    Local: Unicamp, UFSCar e parcialmente na Universidade Federal de Goiás (UFG)

    Financiamento: FAPESP

    Data de início: setembro de 2024

    Contato: verdi@ufscar.br, flaviogcr@ufg.br

    Mais informações: https://smartness2030.tech/opportunities/

    A vaga está aberta a brasileiros e estrangeiros. O selecionado receberá Bolsa de Pós-Doutorado da FAPESP no valor de R$ 12.000,00 mensais (vigente a partir de 01/08) e Reserva Técnica equivalente a 10% do valor anual da bolsa para atender a despesas imprevistas e diretamente relacionadas à atividade de pesquisa.

    We seek candidates for this post-doctoral position with a background in mobile wireless networks and modeling tools to conduct research focusing on networking slicing, radio functional split, resource allocation, network programmability, and radio stack acceleration in Open RAN scenarios. We are interested in solving problems related to ensuring end-to-end latency for Ultra-Reliable Low-Latency Communications (URLLC) services by considering multiple functional splits and segregation of services through network slicing, including routing, queueing, and processing.

    The selected researcher will be responsible for conducting research using modeling tools, implementing algorithmic and AI/ML solutions, and designing and coordinating the deployment and evaluation in real-world devices such as programmable switches, offload-enable interfaces, and hardware acceleration components.

    The postdoc will perform under the aegis of SMARTNESS, an Engineering Research Center (ERC) set by the São Paulo Research Foundation (FAPESP) and Ericsson that has the State University of Campinas's School of Electrical Engineering and Computing (FEEC-UNICAMP) in Brazil as its host institution as well as several partner institutions such as the Federal University of São Carlos (UFSCar) in its Sorocaba campus.

    Application deadline: August 09, 2024

    Location: UNICAMP, UFSCar and partially at the Federal University of Goiás (UFG)

    Funding: FAPESP

    Starting date: September 2024

    Application form: https://forms.gle/U74nCFCSH4jY3s3M7

    Contact: verdi@ufscar.br, flaviogcr@ufg.br

    More info: https://smartness2030.tech/opportunities/

    This opportunity is open to candidates of any nationality. The selected candidate will receive a FAPESP Post-Doctoral fellowship in the amount of R$ 12,000.00 monthly (in force starting August 1st) and a research contingency fund, equivalent to 10% of the annual value of the fellowship which should be spent on items directly related to the research activity.